概述和功能介绍
	USB收发器为辅助设备设计,这个PHY IP符合USB 3.0(USBSuperSpeed),USB 2.0 PIPE,和UTMI规范。在不牺牲速度或数据吞吐量的同时,USB3.0 PHY IP收发器具有低功耗模式并且尺寸面积较小。为了提供对高性能设计的完全支持,USB3.0 PHY IP是全芯片物理收发器解决方案,支持静电放电(ESD)保护,包含内置抖动注入自检模块和动态均衡电路。USB3 MAC层支持跨公共PHY接口(PIPE)的多个IP源,通过恒定功率、内置抖动喷射输出、内置自检和授权来改变模拟电路特性,实现内部测试监测和抖动最小化
	 
功能描述
	- 
		符合通用串行总线 3.0 规范
- 
		支持 2.5GT/s 和 5.0GT/s 串行数据传输速率
- 
		符合 PIPE 3.0 标准
- 
		符合通用串行总线 2.0 规范
- 
		高速数据传输速率:480 Mbps
- 
		兼容传统 USB 1.1
- 
		全速数据传输速率:12 Mbps
- 
		符合 UTMI 1.05 规范
- 
		工作电压:1.1V 和 3.3V
- 
		支持低抖动自动校准振荡器,用于无晶振模式
- 
		支持 125/250 MHz 和 32/16 位模式,用于 USB 3.0
- 
		支持内置自检 (BIST) 模式,实现低成本 TEG/ATE 测试
- 
		在SMIC 14SF+工艺中通过硅验证。
	交付件
	- 
		GDSII & 图层地图
- 
		放置路径视图 (.LEF)
- 
		Liberty library(.lib)
- 
		Verilog 行为模型
- 
		网表和SDF时序
- 
		布局指南、应用说明
- 
		LVS/DRC 验证报告