这个AVB MAC IP 符合IEEE标准802.1Q和IEEE 1722规范,并通过其兼容性为各种低成本设备提供了简单的接口。AVB MAC IP已在FPGA环境中得到验证,并支持多种主机总线接口,适用于任何设计架构,包括AHB、AHBLite、APB、AXI、AXILite、Tilelink、OCP、VCI、Avalon、PLB、Wishbone或定制总线。
符合 IEEE 802.3 和 IEEE 1722 规范
支持用于 AVB 流量(gPTP)的 IEEE 802.1 AS
支持 IEEE 1588 - 每个端口的输入和输出时间戳
支持 IEEE 802.1Qav - 交换和队列、流量整形
支持 AVB 端点通话者和/或监听者功能
支持 IEEE 1722 定义的用于时间敏感型应用的第 2 层传输协议
支持 IEEE 802.1BA定义的 AVB 系统
基于 IEEE 802.1Q定义的Qos 处理
支持 基于 IEEE 802.1Qat 流预留定义的AVB SR A 类、B 类和 C 类流量 -
支持 IEEE 802.1Qbb 定义的优先级流量控制 (PFC)支持 MDIO(第 22 条和第 45 条)接口
可配置以太网端口
支持每个端口速率限制和基于端口的 VLAN 支持
根据规范第 22 条和第 45 条支持 MDIO 从站和主站模式
支持可编程分组间隙(IPG)和前导码长度
支持 GMII/RGMII/MII 接口
FCS 生成支持
交付件
AVB MAC 接口提供源代码和网表产品。
源代码产品以纯文本 verilog 格式提供,也可以提供 VHDL、SystemC语言的 代码。
易于使用的 Verilog 测试环境与 Verilog 测试用例
Lint、CDC、合成、仿真脚本与授权文件
根据IP-XACT RDL 生成的地址图
固件代码和 Linux 驱动程序软件包
文档包含用户指南和发布说明。