经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M DisplayPort 40LL工艺的V-One /LVDS Rx IP

40LL工艺的V-One /LVDS Rx IP

概述和功能介绍

V-by-On®HS技术是针对基于设备内部连接的视频信号的高速数据传输。V-by-One®HS标准定义了开发Rx和Tx标准。这个PHY IP支持4Gbps/通道的传输速率,并为Tx和Rx提供了8通道和16通道的多通道传输。•提供高速和低速的传输速率,最高1Gbps,相关的时钟为DDR时钟(数据速率的1/2,最多500MHz)序列化器具有高度集成,不需要外部组件。这个IP的电路以模块化的方式设计,并对处理变化进行了脱敏处理,促进了过程迁移,使这个设计非常稳定。

 

功能描述
  • LVDS兼容的Rx
  • 4组:4个数据、1个时钟通道
  • 每个通道/组都可以单独控制
  • 支持从168Mbps到1.5Gbps的数据速率
  • 可配置的模拟特性
  • 偏置电压电流
  • DLL特性
  • 可测试性内部模拟节点可以通过测试台DLL测试模式过程来观察
  • 在速度下测试的可测试性
  • 内部模拟节点可以通过测试台观察到
  • 支持VCO增益测试,变送器直流测试,IDDQ测试
  • 电源电压1.8V/0.9V
  • 在SMIC 40nm LL工艺上通过硅验证

交付件

  • 数据表
  • 集成指南
  • GDS或Phantom GDS
  • 图层映射表
  • LVS的CDL网络列表
  • LEF
  • Verilog行为模型  
  • 自由定时模型
  • DRC/LVS/ERC结果
  • 数字部分的RTL
  • 测试规范文件