FlexRay控制器IP是一个功能强大、使用方便、可综合的设计。这个IP遵循eSPI规范,通过与eSPI的兼容性,为各种低成本设备提供了一个简洁的接口。FlexRay控制器IPIP已经在FPGA环境中进行了验证。FlexRay控制器IP的主机接口可以支持多种协议,如AMBA APB、AMBA AHB、AMBA AXI、VCI、OCP、Avalon、PLB、Tilelink, Wishbone或自定义协议。FlexRay控制器IP是用Verilog RTL编写的,可以用于ASIC或FPGA的设计。FlexRay控制器IP已经在FPGA上进行了验证。这个IP的交付件包含了RTL代码、测试脚本和一个完整的仿真测试环境。
符合FlexRay 3.0.1技术规范的要求。
支持全双重操作。
完整的Flexray发射器/接收器功能。
支持集群唤醒和启动。
传输和接收命令允许用户传输和接收Flexray数据。
支持2.5、5和10 Mbit/s比特率。
支撑位对齐
所有类型的帧生成。
静态框架动态框架
各种Tx和Rx错误检测。
语法错误帧ID错误(帧ID = 0)头CRC错误CRC错误超过和过小错误
内容错误周期计数错误帧ID错误启动,同步和空帧错误w.r.t动态启动和同步帧错误w.r.t静态节段接收空帧
完全可合成。
静态同步设计
正边时钟,没有内部三态。
扫描测试准备就绪。
简单的接口允许方便地连接到微处理器/微控制器设备。
交付件
Verilog语言编写RTL文件交付设计
Lint、CDC、综合以及配套的Waiver文件
Lint、CDC、综合报告
根据IP-XACT RDL生成的地址映射
固件代码和Linux驱动程序包
更详细的技术文档
易用的Verilog测试环境及配套Verilog测试用例