经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M MIPI 7FF工艺的MIPI D-PHY Tx IP

7FF工艺的MIPI D-PHY Tx IP

概述和功能介绍

低功耗C-PHY/D-PHY 组合在各种制造节点生产成本低廉。用户可以根据应用需求选择将这个组合PHY IP设置为D-PHY 或C-PHY模式。此外,这个PHY IP还支持 PPI 接口,能够与 CIS-2 或 DSI 控制器轻松连接。D-PHY 和 C/D-PHY 在跨铸造厂的各种流程中,具有最具竞争力的PPA(性能、功率和面积)和标准合规性。此外,MIPI D-PHY 还通过了汽车多媒体应用的 ISO 26262 ASIL-B 认证,可用于汽车多媒体应用。

 

功能描述
  • 符合MIPI D-PHY规范的v2.5和C-PHY规范的v2.0
  • 同时支持MIPI DSI和CSI-2协议
  • 支持HS数据率,每车道6Gbps(6Gsps)
  • 支持10Mbps的LS数据速率和超低功耗模式
  • 支持快速通道周转(FTA)和备用低功耗(ALP)模式
  • 支持D-PHY模式,带有1个时钟通道和最多4个数据通道
  • 支持C-PHY模式,TX最多支持3个三组,RX最多支持4个三组
  • 支持TX-EQ和Rx-EQ功能,以补偿长通道的损失
  • 支持额外的D-PHY RX模式,包括2组(1个时钟通道和最多2个数据通道)
  • 支持额外的C-PHY RX模式,包括2组2个三人组
  • 提供D-PHY时钟和数据通道交换功能
  • 提供C-PHY trios交换功能
  • 提供一个独立的速度多车道(三)并行测试模块用于大规模生产测试
  • 在TSMC 7nm工艺中通过硅验证

交付件

  • LVS/DRC verification reportsGDSII和层映射
  • 位置-路由视图(。LEF)
  • 自由库(.lib)
  • 维里洛格行为模型
  • Netlist和SDF定时
  • 布局指南,应用程序说明
  • LVS/DRC验证报告