经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M MIPI 40LP工艺的MIPI C/D-PHY组合Rx IP

40LP工艺的MIPI C/D-PHY组合Rx IP

概述和功能介绍

在产品生产中,工艺节点通常采用C-PHY/D-PHY Combo来实现低功耗配置和减少生产成本。客户可在D-PHY或C-PHY模式下配置这个Combo PHY IP以实现不同领域应用的适配化。这个IP还支持PPI接口,能够快捷地连接到CIS-2或DSI控制器。在各种铸造工艺中,D-PHY和C/D-PHY Combo 都配备了最具竞争力的PPA(性能、功率和面积)和标准兼容性。此外,这个Combo PHY IP嗨通过ISO 26262 ASIL-B认证的MIPI D-PHY规范,提供了大量有关汽车多媒体应用的功能

 

功能描述
  • 符合MIPI D-PHYv2.5规范的和C-PHYv2.0规范的条例

  • 同时支持MIPI DSI和CSI-2协议

  • 支持HS数据率,每通道6Gbps(6Gsps)

  • 支持10Mbps的LS数据速率和超低功耗模式

  • 支持快速通道周转(FTA)和备用低功耗(ALP)模式

  • 支持D-PHY模式,带有1个时钟通道和最多4个数据通道

  • 支持C-PHY模式,TX最多支持3个三组,RX最多支持4个三组

  • 支持TX-EQ和Rx-EQ功能,以补偿长通道的损失

  • 支持额外的D-PHY RX模式,包括2组(1个时钟通道和最多2个数据通道)

  • 支持额外的C-PHY RX模式,包括2组2个三组

  • 提供D-PHY时钟和数据通道交换功能

  • 提供C-PHY trios交换功能

  • 提供一个独立的速度多车道(三)并行测试模块用于大规模生产测试

  • 在TSMC 40LP工艺节点通过硅验证

交付件

  • GDSII和层映射

  • 位置-路由视图(.LEF)

  • 自由库(.lib)

  • Verilog 行为模型

  • Netlist和SDF定时

  • 布局指南,应用程序说明

  • LVS/DRC验证报告