经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Ethernet GBE(10/100/1000BASE-T)28SF中的PHY IP

GBE(10/100/1000BASE-T)28SF中的PHY IP

概述和功能介绍

GPHY是一个高度集成的单芯片,适用于Giga 10/100/1000以太网应用,实现了低功耗。这个IP能够在10BASE-T、100BASE-TX和1000BASE-T中工作。这个GPHY连接基于GMII的媒体访问控制层(MAC)(Giga Media Independent Interface)。这个GPHY使用RGMII或GMII来连接到媒体访问控制层(MAC),能够支持10BASE-Te以太网的UTP5/UTP3电缆,或100BASE-TX快速以太网和1000BASE-T千兆以太网的非屏蔽双线5类电缆(UTP5)。此外,这个IP拥有IEEE802.3u规范所定义的100BASE-TX的所有物理层功能和IEEE802.3ab规范所定义的1000BASE-T的所有物理层功能,包括物理编码子层(PCS)、物理介质附着层(PMA)和扭曲对物理介质依赖子层(TP-PMD,仅100BASE-TX)。

 

功能描述
  • 符合IEEE 802.3-2008,IEEE 802.3az标准规范

  • 支持IEEE 1588-2008规范所定义的功能

  • BroadR-Reach™支持

  • 双端口MAC接口:

  • - GMII (10/100/1000BASE-T)

  • - MII (10/100BASE-T).

  • 自动协商支持

  • 自动检测和校正对交换(Auto-MDIX)、对偏斜和对极性

  • 6种不同的操作模式:

  • - 1000BASE-T全双工和半双工

  • - 100BASE-TX全双工和半双工

  • - 10BASE-T全双工和半双工

  • 管理界面

  • 基线漂移补偿

  • 片上发射波形

  • 片上混合电路

  • 10KB大型框架

  • 内部、外部和远程回路返回

  • 默认操作的硬件配置

  • 断电模式,中断支持

  • IEEE 1500支持SoC测试集成

  • LED指示:链接模式、状态、速度、活动和碰撞

  • 在SMIC 28nm SF中通过硅验证

交付件

  • 详细技术手册

  • 用于仿真的Verilog行为级模型

  • 用于综合、STA和等效检查的lib库文件

  • 用于DFT的CTL/CTLDB

  • 用于ATPG的SPF(标准测试接口语言(STIL)程序文件)

  • 用于APR的LEF

  • 用于LVS连接的CDL