经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M USB USB 4.0集线器控制器IP

USB 4.0集线器控制器IP

概述和功能介绍

这个USB 4.0 Hub控制器IP具有高度可配置性,,并实现了USB 4.0 Hub功能,可以与第三方USB4.0PHY接口配对。这个USB 4.0 Hub IP核心是最前沿的产品,能够帮助PC、移动、消费者和通信市场的设计师用户带来功率和性能增强USB标准的。这个IP具有向后兼容性,与目前市场上数十亿个支持usb的设备兼容,并已经使用具有行业标准PHYs的FPGA原型进行验证

  usb-4-device-hub-controller-ip-silicon-proven-ip-core-provider-in-beijing-china 

功能描述
  • 下游的可配置的数量USBv4端口

  • 可选的支持DP源适配器

  • 可选的支持PCIe向下适配器

  • 可选一个运行在云火上的参考固件,用于模拟非常简单的拓扑的连接管理器。

  • 支持USB4 Gen 2x2(20 Gbps)和USB4 Gen 3x2(40 Gbps)链路。

  • 可选支持雷电Gen 2(10.3125 Gbps)和Gen 3(20.625 Gbps)的速率。

  • 可选的旁路模式,以支持本机USB v3.2

  • 支持Alt模式和广告牌类通过USB2控制器。

  • 系统主接口:64 / 128位AXI接口

  • 系统从属接口:32 / 64 AHB/AXI从属接口

  • USB v4 Phy接口: 40 / 80位管5.1 SERDES I/F

  • 侧频通道PHY接口:串接口

  • USB 2 PHY接口: UTMI / ULPI I/F

优势

  • USB4.0将数据速率提高到至少20Gbps(也支持40Gbps)

  • USB 4.0设备在协议上几乎是相同的,因此与旧版本3.2、3.0、2.0保持向后兼容性

  • 支持PIPE和UTMI+ PHY接口

  • 建筑特点可降低能耗

  • 优化的主机控制器IP设计,以实现功率提升

交付件

  • 的RTL代码

  • 基于高密度DL的测试台和行为模型

  • 测试用例

  • 协议检查器、总线监视器和性能监视器

  • 可配置的合成壳

  • 设计指南

  • 验证指南

  • 合成指南

  • 用于预点击的FPGA平台

应用领域

  • 消费者应用程序

  • 大容量存储设备

  • 数据中心

  • 通信应用程序

  • 显示和对接应用程序

  • 云计算

  • 汽车应用