经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M MIPI 16FFC工艺的MIPI D-PHY Tx IP

16FFC工艺的MIPI D-PHY Tx IP

概述和功能介绍

在产品生产中,工艺节点通常采用C-PHY/D-PHY Combo来实现低功耗配置和减少生产成本。客户可在D-PHY或C-PHY模式下配置这个Combo PHY IP以实现不同领域应用的适配化。这个IP还支持PPI接口,能够快捷地连接到CIS-2或DSI控制器。在各种铸造工艺中,D-PHY和C/D-PHY组合都配备了最具竞争力的PPA(性能、功率和面积)和标准兼容性。此外,这个Combo PHY IP嗨通过ISO 26262 ASIL-B认证的MIPI D-PHY IP,提供了大量有关汽车多媒体应用的功能。D-PHY组成具有自动校准的内部终止电阻PHY是一个MIPI DSI PHY(MIPI TX DPHY),包括PLL,时钟通道和四个MIPI DSI数据通道的数据传输,D-PHY也可以作为一个5V公差GPIO库。

 

功能描述
  • 符合MIPI联盟的标准

  • D-PHY v1.2规范

  • 支持符合MIPI规范的标准PPI接口

  • 支持在高速模式下的同步传输,比特率为80-2500 Mb/s

  • 支持低功率模式下比特率的异步传输

  • 支持超低功率模式、高速模式和逃逸模式

  • 支持一个时钟通道和多达四个数据通道

  • 数据通道支持在高速模式下的数据传输

  • 支持对序列错误和争论的错误检测机制

  • 支持争用检测

  • 每个时钟和数据通道的可配置的倾斜选项

  • TX、RX和PLL的可测试性

  • 在TSMC 16 FFC工艺节点通过硅验证

交付件

  • GDSII和层映射

  • 位置-路由视图(.LEF)

  • 自由库(.lib)

  • Verilog 行为模型

  • Netlist和SDF定时

  • 布局指南,应用程序说明

  • LVS/DRC验证报告