经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M USB USB 3.1集线器控制器IP

USB 3.1集线器控制器IP

概述和功能介绍

USB 3.1 Hub控制器是一个高度可配置的IP。这个IP实现了USB 3.1 Hub功能,适用于第三方USB3.1PHY的接口。USB3.1集线器控制器IP来自于USB3.0系列,利用了GDA的高速互连IP系列的设计专长,包括PCI Express、Serial Rapid IO和Hypertransport。这个集线器控制器IP支持最多15个下游端口,其电源管理支持所有已定义的内容 USB 3.1电源状态。此外,还可以选择配置为管理控制器和USB 3.1 PHY的电源模式转换,实现总线供电集线器所需的低功耗模式。这个控制器IP采用简单可配置的模块化结构,独立于应用逻辑、PHY设计、实施工具,特别的是能够独立于目标技术。

 usb-3.1-hub-controller-ip-silicon-proven-ip-core-provider-in-taiwan 

功能描述
  • 符合USB 3.1规范版本1。

  • 下游端口的可配置数量

  • 可配置核心频率

  • 可配置的内部数据路径宽度: 32、64或128位

  • 符合标准的USB 3.1 PHY接口

  • 可配置的PHY接口宽度:8、16或32位

  • 高效的缓冲方案,通过集线器转发数据包与最小的延迟

  • 支持总线和自供电的集线器实现

  • 支持PTM。

  • 支持SCD/LBPM LFPS消息。

  • 支持类型2的标头缓冲区。

  • 支持TP重新定位。

  • USB 3.1低功耗状态支持

  • 支持各种硬件和硬件

  • 关于核心特性的软件可配置性

  • 内部注册器访问的注册器接口

  • 支持有关核心特性的各种硬件和软件的可配置性。

优势

 

  • 高度模块化和可配置的设计

  • 分层体系结构

  • 全同步设计

  • 同时支持同步和异步重置

  • 明显不受干扰的时钟域

  • 针对关键功能的软件控制

  • 主从循环进行调试

  • 积极的权力管理

交付件

 

  • 可配置的RTL代码

  • 基于hdl的测试台和行为模型

  • 测试用例

  • 协议检查器、总线监视器和性能监视器

  • 可配置的合成壳

  • 设计指南

  • 验证指南

  • 合成指南

  • 用于预磁带输出验证的FPGA平台

  • 参考固件

应用领域

  • 汽车

  • 智能手机

  • 片剂

  • 笔记本电脑

  • 赌博

  • 数码相机和摄像机

  • 存储

  • 无线通信

  • 机顶盒

  • 智能电视和数字电视

  • 芯片对芯片的低功耗互连