经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M MIPI 7 纳米 工艺的MIPI C/D-PHY 组合Tx IP

7 纳米 工艺的MIPI C/D-PHY 组合Tx IP

概述和功能介绍

这个低功耗、低成本的 C-PHY/D-PHY 组合,能够根据客户需求移植到各个主流晶圆厂的工艺节点上。用户可以将此组合 PHY 配置为 D-PHY 或 C-PHY 模式以支持不同的应用程序。这个IP支持PPI接口,允许与CIS-2或DSI控制器无缝集成。D-PHY 和 C/D-PHY 在跨铸造厂的各种流程中,具有最具竞争力的PPA(性能、功率和面积)和标准合规性。此外,MIPI D-PHY 还通过了汽车多媒体应用的 ISO 26262 ASIL-B 认证。

 

功能描述
  • 符合MIPI D-PHY规格至v2.5,C-PHY规格至v2.0
  • 同时支持MIPI DSI和CSI-2协议
  • 支持HS数据速率高达6Gbps(6Gsps)/车道(每三组)。
  • 支持10Mbps的LS数据速率和超低功率模式
  • 支持快速车道周转(FTA)和交替低功率(ALP)模式
  • 支持D-PHY模式,有1条时钟通道和多达4条数据通道
  • 支持C-PHY模式,TX最多有3个三通,RX有4个三通
  • 支持TX-EQ和Rx-EQ功能以补偿长通道的损失
  • 支持额外的D-PHY RX模式,有2套(1条时钟通道和最多2条数据通道)。
  • 支持额外的C-PHY RX模式,有2套2个三极管。
  • 提供D-PHY时钟和数据通道交换功能
  • 提供C-PHY三组互换功能
  • 提供独立的高速多通道(trios)并行BIST模块,用于大规模生产测试
  • 在7nm工艺下通过硅验证

交付件

  • GDSII & 图层地图
  • 放置路径视图 (.莱夫)
  • 自由图书馆 (.lib)
  • Verilog 行为模型
  • 网表和SDF时序
  • 布局指南、应用说明
  • LVS/DRC 验证报告