经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Ethernet 以太网1G PCS IP

以太网1G PCS IP

概述和功能介绍

以太网1G PCS IP具有完备的功能,能够简单的集成到任何SoC或FPGA的开发中。以太网1G MAC IP可以在任意一种技术中实现。以太网1G PCS IP符合IEEE 802.3.2018规范中的以太网协议标准。此外,这个IP可以支持多种主机总线接口,能够方便地集成到所有设计体系结构中——AHB, AHB-Lite, APB, AXI, AXI-Lite, Tilelink, OCP, VCI, Avalon, PLB, Wishbone 或自定义协议等。以太网1G PCS IP采用Verilog语言的RTL电路设计,可以在ASIC或FPGA中实现。以太网1G PCS IP通过了FPGA验证。这个IP的交付件包括RTL代码、测试脚本和一个用于完整仿真的测试环境.

 Ethernet-1G-pcs-silicon-proven-ip-provider-in-taiwan

功能描述
  • 支持符合IEEE802.3.2018标准的第36条的PCS功能

  • 支持TBI接口,支持10/100/1000M和SGMII

  • 支持传输PCS的帧封装和接收PCS的去封装

  • 支持在接收PCS上的同步

  • 支持生成载波感知和碰撞检测到GMII接口支持IEEE标准802.3.2018第37条自动协商

  • 支持IEEE标准802.3az节能以太网(EEE)

  • 支持回退功能

  • 支持可配置的管理接口(MDIO(第22条)接口/ SOC总线)

  • 支持SGMII接口中的传输和接收速率自适应,可选支持与下一页的自动协商

  • 完全可合成

  • 静态同步设计

  • 正边时钟,没有内部三态

  • 扫描测试准备就绪

  • 简单的接口允许方便地连接到微处理器/微控制器设备

交付件

  • 采用Verilog语言的RTL电路设计

  • Lint、CDC、综合、仿真脚本以及配套的Waiver文件

  • 林特,CDC,合成报告

  • 根据IP-XACT RDL 产生的寄存器地址列表

  • 固件代码和Linux驱动程序包

  • 详细技术手册

  • 容易使用的Verilog测试环境及Verilog语言编写的测试用例