FEC RS(254,250)编码器IP符合标准的VESA DisplayPort 1.4/2.0版本。通过其兼容性,它为各种低成本设备提供了一个简单的接口。FEC RS (254,250) 编码器IP已在FPGA环境中得到验证。FEC RS (254,250) 编码器的主机接口可以是简单的接口,也可以是AHB、AHB-Lite、APB、AXI、AXI-Lite、Tilelink、OCP、VCI、Avalon、PLB、Wishbone或自定义总线。
符合VESA显示端口1.4/2.0版本。
支持完整的FEC编码器功能。
支持Reed Solomon(254,250)FEC,10位符号。
支持车道1、车道2和车道4模式的双向交织。
支持基于多通道模式的FEC编码器的启用
交付件
FEC RS (254,250) 编码器接口有源代码和网表产品。
源码产品是以纯文本的Verilog方式交付。如果需要,也可以提供VHDL、SystemC代码。
易于使用的Verilog测试环境与Verilog测试案例
Lint, CDC, Synthesis, Simulation Scripts with waiver files
IP-XACT RDL生成的地址图
固件代码和Linux驱动包
文档包含用户指南和发布说明