USB 3.0 验证 IP 为验证 SOC 或 ASIC 的 USB 3.0 组件提供了一种智能方法。USB 3.0 验证 IP 完全符合标准 USB 规范 3.0。USB 3.0 VIP 可针对各种特定系统应用进行定制和优化。USB 3.0 验证 IP 在 SystemVerilog、VMM、RVM、AVM、OVM、UVM、Verilog、SystemC、VERA、Specman E 和非标准验证 env 中均受本地支持。USB 3.0 验证 IP 附带可选的智能可视协议调试器(Smart ViPDebug),基于图形用户界面的调试器,可加快调试速度。
符合 USB 3.0 规范
支持超高速 USB 3.0 和 3.0 OTG
全面的芯片级验证解决方案
全面的模型支持主机、设备、集线器和 PHY
可配置配置、接口、替代接口和端点的数量
支持协议属性的受限随机化
支持所有类型的错误注入和检测
支持 USB 3.0 所有层的错误注入
PHY 接口宽度可配置为 8、16 或 32 位
PHY 接口支持数据扰码,以减少 EMI 辐射
用于协议、链路和物理层验证的全面合规性测试套件
支持用于初始化和电源管理(U1、U2 和 U3)的低频周期性信令 (LFPS)
支持中断/批量/异步/控制传输
端点 0 支持控制传输
端点缓冲区分别用于输入绑定和输出绑定数据包
支持 USB 3.0 低功耗状态
支持大容量数据流
支持车道极性反转
支持可扩展主机控制器接口
符合 USB 3.0 规范。
符合 USB 3.0 Super speed Inter chip supplement 1.0 标准。
USB 3.0 主机和设备,带 SERIAL/PIPE/SSIC 接口
支持双路复用、四线差分信号和 8b/10b 并行接口
可在超速(5 Gbit/s)、高速(480 Mbit/s)或全速(12 Mbit/s)模式下运行
支持 SS-OTG、SSPC-OTG 设备、SS-PO 设备和 SS-EH 设备
支持 ADP、HNP、SRP 和 RSP
USB 3.0 主机和器件,带 SERIAL/PIPE/SSIC 接口
使用 MIPI MPHY 支持 USB 3.0 修订版规范的芯片间补充(超速芯片间
交付件
包含所有 USB 3.0 测试用例的完整回归套件。
示例演示如何连接各种组件以及 BFM 和监控器的使用。
验证环境中使用的所有类、任务和函数的详细文档。
文档还包括用户指南和发布说明