经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Broadcast DVB-S2X窄频解调器和解码器IP

DVB-S2X窄频解调器和解码器IP

概述和功能介绍

这种窄带解调器IP是硅证明和提取从生产芯片组,它执行解调根据DVB-S,传统的DirectTV,DVB-S2和DVB-S2X规格来自调谐器的输入信号经过10位的d转换。修正直流偏移、振幅失配和正交误差,计算调谐器的AGC信号电平。修正了载波频率偏移量。然后对信号进行次采样和奈奎斯特根滤波。信号幅度通过第二阶段(AGC2)块进行控制。飞行员,当存在时,被用于帮助锁相到符号流。信号被均衡,解除,并传递给联邦选举委员会。内部状态机控制具有各种入口点的通道的自动采集,包括热启动(已知符号频率、小载波偏移)、冷启动(已知符号频率和大载波频率偏移)和盲搜索(所有参数未知).

DVB S2X窄带IP主解调路径从一个双ADC采样来自一个外部调谐器的信号I/Q中获取其数据。ADC的时钟为135MHz,数据为10位。解调后,数据被发送到DVB-S正向错误校正(FEC)路径或DVB-S2 FEC路径.

DVB-S FEC是基于维特比和里德-所罗门解码器。还实现了一个超FEC模式,其中添加了第二个维特比块以提高性能。DVB-S2 FEC基于LDPC+BCH解码器和从FEC帧中提取物理包(MPEG或GSE)所需的包描述器块。然后,解码和校正后的数据被发送到一个传输流接口,以管理标准的基于ts的到后端解码器的传输。除了这个主要的解调路径之外,还集成了外围接口、DiSEqC和FSK接口。它们都是与同轴电缆上的LNB天线进行通信的协议.

 dvb-s2x-Narrowband-demodulator-decoder

功能描述
  • 两个高符号速率(HSR)解调器:-最大波特率500Mmsyobol/s,每个最多两个片,DVB-S2/S2X和附录M兼容
  • 最多支持8个多标准解调器:-S/S2/S2X/DTV
  • 集成的全波段调谐器和adc
  • 高速数字多路复用器连接任何调谐器到任何解调器
  • NCR PLL支持
  • 柔性传输流处理器: PID过滤,PCR重冲压和重标签,GSE标签过滤
  • 低功耗
  • 网络唤醒PID或GSE标签
  • 快速自动扫描
  • 信号监测、频谱分析、误码率测试和报告
  • 接口:-晶体振荡器,I2C串行总线接口,包括可选LNA的专用中继器,TS,8串行,2并行或多路复用,边界扫描用的JTAG,DiSEqC 1.x和DiSEqC2。x兼容接收器,22khz,FSK调制解调器,柔性GPIO和中断

可交付成果

  • 验证源RTL代码和仿真环境
  • RTL/C源代码
  • 物理设计脚本-合成系统的合成
  • 具有回归测试套装的硬件模拟测试台
  • 参考平台驱动程序
  • 完整的设计数据库