经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M MIPI 40LP工艺的MIPI M-PHY v4.1 IP

40LP工艺的MIPI M-PHY v4.1 IP

概述和功能介绍

T2M其合作伙伴发布MIPI M-PHY Gear 4 IP,是最新的MIPI特性存储IP解决方案SerDes PHY 产品,符合M-PHY v4.0规范、UniPro v1.8规范和通用闪存(UFS)v3.0规范。这是一种专门为移动应用创建,能够减少针数和提高电池效率的高带宽串行接口技术,可以支持HS Gear4格式,传输速率高达11.6Gbps。RMMI接口的MIPI M-PHY Gear 4 IP支持UniPro控制器和UFS控制器。此外,MIPI M-PHY使用低成本的内置自检(BIST)提供可靠的嵌入式系统调试和接收器眼球数据监测。

 

功能描述
  • 符合M-PHY4.1规范,UniPro1.8规范,UFS3.0规范

  • 支持HS-MODE Gear4(A/B),数据速率最高可达11.6Gb/s,并可向后兼容

  • 支持LS-MODE PWM-G1到PWM-G5,数据速率最高可达144Mb/s

  • 支持使用在UFS规范中定义的19.2/26/38.4/52MHz的参考时钟频率。

  • 支持I型应用程序的RMMI接口

  • 打开接收器进行监控和调试

  • 支持针对低成本CP/FT的内置自测试(BIST)

  • 在 TSMC-40LP 中通过硅验证

交付件

  • 应用程序说明/用户手册

  • 行为模型和受保护的RTL代码

  • 受保护柱布局网表和标准延迟格式(SDF)

  • 库(LIB)

  • 框架视图(LEF)

  • 金属GDS(GDSII)

  • 测试模式和测试文档