经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Ethernet 40LP工艺的 GbE (10/100 Base-T) PHY IP

40LP工艺的 GbE (10/100 Base-T) PHY IP

概述和功能介绍

这个以太网PHY IP符合IEEE 802.3u标准规范,是单端口以太网物理层收发器,在以10BASE-Te和100BASE-TX模式运行时具有低功耗的特性。EPHY通过千兆媒体独立接口(GMII)连接到媒体访问控制层(MAC),在媒体方面,它为10BASE-Te以太网提供一个直接接口到UTP5/UTP3电缆,或为100BASE-TX快速以太网提供非屏蔽双绞线5类电缆(UTP5)。以太网PHY采用的CMOS技术具有低功耗和高性能的特点,具有符合IEEE802.3u标准规范规定的100BASE-TX物理层功能(TP-PMD,仅100BASE-TX),物理编码子层(PCS)、物理介质附着层(PMA)和双绞线物理介质依赖子层。此外,EPHY有一个强大的自动协商功能,使用自动媒体速度/双工和协议选择匹配

 

功能描述
  • 符合IEEE 802.3 / 802.3u 10BASE-Te,100BASE-TX标准规范
  • 能够连接符合TP-PMD标准的接口: ANSI X3.263-1995
  • 符合FDDI-PMD标准:ISO/IEC 9314-3: 1990和ANSI X3.166-1990
  • 支持到MAC控制器的GMII接口
  • 串行管理接口符合IEEE 802.3u(MDIO)
  • 支持全双工或半双工模式
  • 支持自动协商的下页/并行检测功能
  • 符合IEEE 802.3u标准规范,也支持手动配置。
  • 自动极性校正
  • 支持10BASE-Te / 100BASE-TX的自动MDI/MDIX交叉功能
  • 高性能基线偏移校正(BLW)电路
  • 高性能数字时钟恢复算法
  • 用于ISI缓解的高性能数字均衡器
  • LED驱动程序的链接,活动,双工,碰撞,和速度状态
  • 低功耗设计,支持803.2az标准-2010(EEE)
  • 支持最大值为300ppm的采样偏移量
  • 在UMC 40nm LP工艺中通过硅验证

交付件

  • 详细技术手册
  • 用于仿真的Verilog行为级模型
  • 用于综合、STA和等效检查的lib库文件
  • 用于DFT的CTL/CTLDB
  • 用于ATPG的SPF(标准测试接口语言流程文件)
  • 用于APR的LEF
  • 用于LVS连接的CDL