SWP Slave 是一款功能齐全、易于使用、可合成的设计,兼容 ETSI TS 102 613 和 ETSI TS 102 221 规范 Complient。SWP Slave IP 已在 FPGA 环境中得到验证。该内核专为与各种 SWP 总线变体配合使用而设计,支持对多个 SWP 协议参数进行运行时控制。SWP 从站的主机接口可以是 AMBA APB、AMBA AHB、AMBA AHB-Lite、AMBA AXI、AMBA AXI-Lite、VCI、OCP、Avalon、PLB、Tilelink、Wishbone 或自定义总线。SBWP Slave IP可以以Verilog 和 VHDL 格式交付。
符合 ETSI TS 102 613 和 ETSI TS 102 221 规范。
完整的 SWP UICC 功能。
支持 CLF 和 UICC 之间的 SWP 接口
支持不同类型的层、
支持触点激活和停用
支持 ACT LLC、SHDLC LLC 和 CLT LLC
支持 SHDLC LLC 帧类型、
支持可配置的定时功能。
自动处理
32 位发送数据寄存器
32 位接收数据寄存器
CRC 错误、不足、超限标志
帧接收和传输完成标志
交付件
SWP 从站接口有源代码和网表产品。
源代码产品以 verilog 格式提供,也可以提供 VHDL、SystemC 代码。
易于使用的 Verilog 测试环境与 Verilog 测试用例