这个超高速宽带模拟数字转换器基于16个时间交错的流水线子ADC,后接数字校正算法,用于增益、偏移和失调的校正。这个ADC IP的差分输入端由100欧姆电阻(100欧姆差分)终端,之后接入一个驱动子ADC的输入缓冲器。这个ADC IP的信号幅度为1Vpp差分。驱动ADC的模拟信号源应该通过两个最小容量为1nF的外部电容与输入引脚进行交流耦合。输入共模由内部生成。
14位时间交错流水线ADC
采样率为4.32GSps
54MHz时,信噪比为60dBFS(等效位数为9.7)
输入信号使用外部交流耦合
两个电源:模拟部分为1.8V,数字补偿部分为1.0V
差分全幅输入为1.0Vpp
缓冲的模拟输入
输入信号带宽:54MHz至1794MHz
低功耗模式
以270MHz(4.32GHz/16)输出16×14位数据
数据准备好时以270MHz输出
硅验证:28FDSOI工艺
从已量产的DOCSIS Tuner STB芯片中提取
交付件
客户可无限制的使用和修改
技术文件
设计指南