经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M USB 7FF工艺的USB 3.0 PHY IP

7FF工艺的USB 3.0 PHY IP

概述和功能介绍

USB收发器为辅助设备设计,这个PHY IP符合USB 3.0(USBSuperSpeed),USB 2.0 PIPE,和UTMI规范。在不牺牲速度或数据吞吐量的同时,USB3.0 PHY IP收发器具有低功耗模式并且尺寸面积较小。为了提供对高性能设计的完全支持,USB3.0 PHY IP包括静电放电(ESD)保护的全芯片物理收发器解决方案,内置抖动注入自检模块和动态均衡电路。USB3 MAC层支持跨公共PHY接口(PIPE)的多个IP源,通过恒定功率、内置抖动喷射输出、内置自检和授权来改变模拟电路特性,实现内部测试监测和抖动最小化。
 

功能描述
  • 符合通用串行总线3.0规范
  • 支持2.5GT/s和5.0GT/s的串行数据传输速率
  • 符合PIPE 3.0
  • 符合通用串行总线2.0规范
  • 高速数据传输速率: 480 Mbps
  • 符合传统的USB 1.1标准
  • 全速数据传输速率: 12 Mbps
  • 符合UTMI 1.05技术规范的要求
  • 工作电压: 1.1V、3.3V
  • 支持低抖动自动校准振荡器的无晶体模式
  • 支持125/250 MHz与32/16位模式的USB 3.0
  • 支持可进行低成本TEG/ATE测试的内置自检(BIST)模式
  • 在TSMC 7FF工艺中通过硅验证

交付件

  • Verilog行为模型
  • Netlist和SDF定时
  • 布局指南,应用程序说明
  • LVS/DRC验证报告
  • LVS/DRC验证报告