经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M DisplayPort 28HPC+工艺的HDMI -DP COMBO PHY IP

28HPC+工艺的HDMI -DP COMBO PHY IP

概述和功能介绍

DisPlay Port/HDMI/DVI接收器由具有显示端口接收器和HDMI接收器组成的高性能组合PHY。在DisPlay Port模式下,这个接收器符合VESA DP1.1a、DP1.2和eDisPlay Port标准,具有四个主通道和一个辅助通道。在HDMI模式下,这个IP符合HDMI 1.4b标准。除了标准的DP1.1a HBR(2.7Gbps)和RBR(1.62Gbps)数据速率之外,这个IP还可以支持DP1.2标准的涡轮模式(3.24Gbps)和HBRII(5.4Gbps),需明确的是这个IP不支持DP1.2标准的可选FASTAUX和postcursor2要求。为了便于降低测试成本和提高测试覆盖率,AUX通道包括一些可测试性功能。此外,这个IP能够根据客户需求进行定制,移植到主流晶圆厂的工艺节点上。

 

功能描述
  • 符合HDMI 1.4b和DP v1.4的规范。
  • 针对显示端口的输入时钟为135MHz。
  • 支持高达HBRII(5.4Gbps/Ch)的DP 1.2标准,3D 1080p @60Hz。
  • 在DP模式下高达21.6Gbps(4X5.4Gbps/信道),在HDMI模式下高达10.2Gbps(3X3.4Gbps/信道)。
  • 3.3V+5%,1.8V+5%(模拟电源),1.0V+5%模拟电源
  • 接通功耗:在NDA下(Typ进程,HBR2显示端口),在NDA下(Typ进程,3.4Gbps/Ch HDMI)。
  • 采用速度测试(回回测试)。
  • 在TSMC 28nm HPC+工艺中通过硅验证

交付件

  • 详细的说明与所有的日志文件和签名清单
  • 集成指南(接口详细信息、布局指南、电源要求)
  • GDSII布局和映射文件与LEF摘要(顶级引脚细节,阻塞和边界细节)
  • LVS兼容的网络列表的LVS清洁

应用领域

  • Tablets
  • 移动电话
  • 数码相机
  • 摄像机
  • 声条
  • 音频/视频接收器
  • DVD播放器
  • 记录器
  • 流媒体播放器
  • 机顶盒
  • 家庭影院系统
  • 游戏机