MIPI D-PHY模拟RX IP完全符合D-PHY v1.2规范条例,支持显示器串行接口(DSI)和MIPI相机串行接口(CSI-2)协议,配备四个数据通道和一个时钟通道。
D-PHY由控制I/O操作的数字后端和产生和接收电平信号的模拟前端组成。这个IP内部与自动终端电阻器校准。
符合MIPI联盟的标准
支持D-PHY v1.2规范条例定义的功能
支持符合MIPI规范的标准PPI接口
支持在高速模式下的同步传输,比特率为80-2500 Mb/s
支持低功率模式下比特率的异步传输
支持超低功率模式、高速模式和逃逸模式
支持一个时钟通道和多达四个数据通道
数据通道支持在高速模式下的数据传输
支持对序列错误和争论的错误检测机制
支持争用检测
每个时钟和数据通道的可配置的倾斜选项
在TSMC 16 FFC工艺节点通过硅验证
交付件
GDSII和层映射
位置-路由视图(.LEF)
自由库(.lib)
Verilog 行为模型
Netlist和SDF定时
布局指南,应用程序说明
LVS/DRC验证报告