V-by-One HS技术旨在利用设备之间的内部连接以高数据速率传输视频信号。在Vby-One®HS标准中列出创建发射器和接收器的要求。这个设计具有8通道和16通道物理层(PHY)用于发送(Tx)和接收(Rx),并且每个通道支持高达4Gbps的速率
宽范围数据速率,高达1Gbps,相关时钟为DDR时钟(数据速率的1/2,高达500MHz)
16个通道共128位并行数据,每个通道的位宽为8位
直流耦合方式
多通道共享偏移量
内置发射机终端阻抗,无需片外元件
支持AXI流总线协议和数据收发器
内置自检机构,可独立完成特性及量产测试
支持链路训练模式
支持倒装封装形式
ESD: HBM/MM/CDM/锁存器2000V /200V /500V/ 100mA
在TSMC 40G工艺中通过硅验证
交付件
数据表
集成指南
GDSII或幻影
GDSII层映射表
用于LVS的CDL网络列表
LEF Verilog行为模型
自由时序模型DRC/LVS/ERC结果