PCIe 四代控制器设计是用于ASIC和FPGA的可配置和可扩展的控制器。控制器P符合PCI Express 4.0和3.1/3.0规范,同时也符合PCI Express(PIPE)PHY接口规范和AMBA®AXI™ 协议规范。IP可以支持端点、根端口和双模拓扑,允许多种使用模式,并向用户提供可配置、灵活的AMBA AXI互连接口.
PCIE控制器IP以Verilog RTL形式提供,可在ASIC或FPGA中实现其功能。PCIE控制器IP可在FPGA验证。PCIE控制器IP包括RTL代码、测试脚本和完整的模拟测试环境资料.
符合PCI Express 4.0(32GT/s)
3.1(16 GT/s)、3.0(8 GT/s)和(16 GT/s),向后兼容。
符合管道s.x
支持PIPE SERDES和非SERDES架构
EPI RCI DMI交换机配置支持架构
符合ATS规范
符合AMBA INTERFACES最新版本
512b控制器架构和64B PIPE接口,实现极高性能
符合SR-Iov规范。
支持X 16、X8、X4、X2、I车道
高度可配置、健壮的DMA高度体系结构
灵活的用户界面和AXI4/本机界面
LTR、AER、OBFF、MSI、MSI LTR、AFR、OBF、ERC和交叉链路所有功能均受支持
可以在核心生成阶段打开和关闭所需功能,以优化门控制器
支持32个物理和512个虚拟功能的简单时钟结构
可选内置地址转换器可配置
FPGA验证@Gen4速度和环回模式•
@Gen4速度•PCI SIG符合性测试
优势
完全合规、经硅验证的内核
配备Verilog测试台,并可选择购买完全先进的System Verilog测试平台
直接由设计代码的工程师提供支持。
基于RMM(重用方法手册指南)
支持所有合成工具。
应用
个人电脑
数字电视
机顶盒
企业计算、存储区域网络、网络交换机和路由器
无线和移动设备
工业、汽车和物联网
嵌入式系统
图形设备
笔记本电脑
工作站
服务器
可交付产品
verilog中的RTL设计
更详细的技术文档
易于使用Verilog测试环境和Verilog测试用例。
数字数字lP控制器,配有UVM VIP对应件和相关测试台组件以及所有文件
硬件验证平台,具有完整的合规性测试支持和错误场景支持
用于任何类型平台的数字IP控制器的位文件