经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M WiFi NFC控制器IP

NFC控制器IP

概述和功能介绍

NFC控制器IP功能齐全,易于销售。这个设计可以容易得集成到任何SOC或FPGA开发中,在各种技术中实现。NFC控制器IP符合ISO规范包括ISO/IEC18092、ISO/IEC 14443、ISO/IEC 15693和ECMA 340规范。这个设计还可以支持多种主机总线接口,以便于方便地迁移到不同设计体系结构中,如AHB、AHB-Lite、APB、AXI、AXI-Lite、斜线链、OCP、VCI、Avalon、PLB、Wishbone或自定义总线。NFC控制器IP在Verilog RTL中交付,可以在ASIC或FPGA中实现,可通过使用FPGA测试该NFC控制器IP。其交付件包括RTL代码、测试脚本和一个用于完整仿真的测试环境.

 

功能描述
  • 可在未加密的Verilog、VHDL和SystemC中实现
  • 符合NFC规范ISO/IEC 18092、ISO/IEC 14443、ISO/IEC 15693和ECMA 340规范要求。
  • 完成NFC控制器PCD/PICC功能。
  • 支持半双工制的操作
  • 支持四种数据传输速率
  1. 106 kbps
  2. 212 kbps
  3. 424 kbps
  4. 848 kbps
  • 支持两种不同类型的通信方式
  1. 主动通信模式
  2. 被动通信方式
  3. 同时支持A型和B型。
  4. 支持多激活功能,它允许启动器同时激活多个目标。
  5. 支持链接特性,该特性允许启动器或目标通过将信息划分为几个块来传输不适合单个块的信息。
  • 支持可配置的定时功能
  1. 防护时间
  2. 帧延迟时间
  3. 帧等待时间
  4. 等待时间延长
  • 支持以下类型的错误检测
  1. 同步错误
  2. DID错误
  3. 长度错误
  4. 确认错误
  5. 无效的命令错误
  6. CRC错误
  7. 奇偶校验错误
  • 重新传输已损坏的消息。
  • 支持在激活后更改PCD和PICC的参数(传输速度和帧长)。
  • 完全可合成
  • 静态同步设计
  • 正边时钟,没有内部三态
  • 扫描测试准备就绪
  • 简单的界面允许方便的连接到
  • 微处理器/微控制器设备

可交付成果

  • Verilog的RTL设计
  • 链接,CDC,合成脚本与豁免文件
  • 林特,CDC,合成报告
  • IP-XACT RDL生成的地址映射
  • 固件代码和Linux驱动程序包
  • 更详细的技术文档
  • 易于使用的虚拟日志测试环境
  • 测试用例