经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M USB 12FFC工艺的USB 3.0 PHY IP

12FFC工艺的USB 3.0 PHY IP

概述和功能介绍

T2M为辅助设备,提供了一个通用串行总线(USB)收发器。这个PHY IP符合UTMI、USB 2.0 PIPE和USB 3.0(USB超高速)规范。USB3.0 PHY IP收发器的设计在不影响速度或数据吞吐量的情况下消耗很少的功率和占用很少的芯片空间。USB3.0 PHY IP具有静电放电(ESD)保护功能,提供一个全片上物理收发器解决方案,包含具有内置抖动注入功能的内置自测试模块,以及动态均衡电路,为高性能设计提供全面支持。USB3 MAC层通过共享PHY接口(PIPE)支持多个IP源。这个IP通过使用恒定功率、内置抖动注入输出、内置自测试和批准改变模拟电路特性来减少内部测试监测和抖动

 

功能描述
  • 符合通用串行总线3.0规范
  • 支持2.5GT/s和5.0GT/s的串行数据传输速率
  • 符合PIPE 3.0规范
  • 符合通用串行总线2.0规范
  • 高速数据传输速率: 480 Mbps
  • 符合传统的USB 1.1标准
  • 全速数据传输速率: 12 Mbps
  • 符合UTMI 1.05技术规范
  • 工作电压: 1.1V、3.3V
  • 支持低抖动自动校准振荡器的无晶体模式
  • 支持125/250 MHz与32/16位模式的USB 3.0
  • 支持可进行低成本TEG/ATE测试的内置自检(BIST)模式
  • 在TSMC 12FFC工艺上通过硅验证。

交付件

  • GDSII和层映射
  • 位置-路由视图(。LEF)
  • 自由库(.lib)
  • Verilog行为模型
  • Netlist和SDF定时
  • 布局指南,应用程序说明
  • LVS/DRC验证报告