MIPI D-PHY模拟RX IPD-PHY v1.2规范条例,支持显示器串行接口(DSI)和MIPI相机串行接口(CSI-2)协议,配备四个数据通道和一个时钟通道,其中模拟前端用于生成和接收电水平信号和数字后端用于控制I/O功能。内部终端电阻具有自动校准功能。
符合MIPI联盟标准的D-PHY规范版本1.2
支持符合MIPI规范的标准PPI接口
支持在高速模式下的同步传输,比特率为80-2500 Mb/s
支持低功率模式下比特率的异步传输
支持超低功耗模式、高速模式和逃逸模式
支持一个时钟通道和多达四个数据通道
数据通道支持在高速模式下的数据传输
序列错误和争论
支持争用检测
每个时钟和数据通道的可配置的倾斜选项。
在TSMC 22ULP工艺节点通过硅验证
交付件
GDSII和层映射
位置-路由视图(.LEF)
自由库(.lib)
Verilog 行为模型
Netlist和SDF定时
布局指南,应用程序说明
LVS/DRC验证报告