经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M ADC 16BIT 5MSPS SAR ADC IP CORE

16BIT 5MSPS SAR ADC IP CORE

概述和功能介绍

这个混合信号通用ADC IP,16位分辨率,5Msps采样率,在40nm节点上通过硅验证。这个IP专为有线网络、无线通信和微控制器领域的片上系统(SoCs)芯片设计。此外,T2M的数据转换器(ADC和DAC)IP的分辨率从6位到14位,采样速度最高可达20GSPS。

 

功能描述
  • 14位时间交织流水线ADC

  • 4.32GSps采样率

  • 54MHz时60dBFS信噪比(9.7有效位数)

  • 外部交流耦合输入信号

  • 两个电源:1.8V用于模拟部分,1.0V用于数字补偿

  • 1.0Vpp差分全幅输入

  • 缓冲的模拟输入

  • 输入信号带宽:54MHz至1794MHz

  • 断电模式

  • 16x14位数据输出频率为270MHz(4.32GHz/16)

  • 270MHz的数据就绪输出

  • 硅验证:28FDSOI

  • 从已实现量产的DOCSIS调谐器STB芯片中提取

交付件

  • CDL网络清单

  • Liberty时序

  • Verilog描述

  • 一个完整的数据手册

  • 一个集成说明