经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Verification IPs Octal SPI VIP

Octal SPI VIP

概述和功能介绍

串行同步通信协议称为八进制 SPI它配备了一个全面的测试套件,涵盖了大多数可能的情况它以引导或高度随机的方式执行所有可想象的协议测试,增加了生成最大量情况的机会,以成功检查 DUT它与所有支持 SystemVerilog 和 Verilog HDL 环境的 Verilog 仿真器兼容Verilog、SystemVerilog、SystemC、VERA、Specman E 和非标准验证环境都支持八进制 SPI(串行外设接口)验证 IP八进制 SPI(串行外设接口)验证 IP 随附一个可选的 Smart Visual 协议调试器,这是一个基于图形用户界面的调试器,可加快调试速度

Octal-SP-VIP-silicon-proven-ip-supplier-in-taiwan

 

功能描述
  • 遵循闪存中定义的八进制 SPI 基本规范

  • 支持主模式和从模式

  • 支持串行外设接口 -- 模式 0

  • 支持以下协议模式 - 单 I/O 和八进制 I/O - 支持 DTR(双倍传输速率)模式

  • 支持最高时钟频率 - 单输入/输出模式: 133MHz - Octa I/O 模式: 133MHz

  • 支持以下输入数据格式 - SPI:1 字节命令代码 - OPI:2 字节命令代码

  • 支持以下高级安全功能

  • 块锁保护

  • 高级扇区保护(固态和密码保护)

  • 支持以下额外的 8K 位安全 OTP - 具有唯一的标识符 - 出厂锁定可识别,客户可锁定

  • 支持命令重置- 支持电子识别

  • JEDEC 1 字节制造商 ID 和 2 字节设备 ID

  • 支持串行闪存可发现参数(SFDP)模式

  • 支持 11 线从属接口

  • 支持最大 8 位数据宽度

  • 支持波特率选择

  • 支持单次和突发传输模式

  • 支持约束随机化

  • 支持数据后门初始化

  • 内置功能覆盖分析

  • 总线上各种事件的状态计数器

  • 支持单、双、四和八进制总线宽度操作

  • 支持在主站、从站和监控器中回调各种事件

  • 八进制 SPI 从站可配置为标准设备,也可使用 FIFO 进行数据传输

  • 主站包含丰富的命令集,可用于标准设备和 FIFO 模式

可交付成果

  • 包含所有八进制 SPI 测试用例的完整回归套件

  • 演示如何连接各种组件以及如何使用主站、从站和监控器的示例

  • 验证 env 中使用的所有类、任务和函数的详细文档

  • 文档包含用户指南和发布说明