经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M DisplayPort 28HPC+工艺的DP v1.4 Rx PHY IP

28HPC+工艺的DP v1.4 Rx PHY IP

概述和功能介绍

DP1.4 Rx IP支持通道带宽高达5.4bps/通道(HBR2),具有可编程的模拟特性,如CDR带宽,均衡器强度,终端电阻,BGR电压。这个IP的交付件提供测试用例,如测试PLL,模拟信号监控。

 

功能描述
  • DP版本1.4兼容的接收器
  • PHY支持1.62Gbps(RBR)到5.4Gbps(HBR2)的比特率
  • 集成的带有共模偏置的100欧姆终端电阻器
  • 具有可调强度的集成均衡器
  • 符合eDP版本1.4a / DP版本1.3的要求
  • 接收器支持HDCP1.4和HDCP2.2(可选)
  • 由可配置的(4/2/1)链路通道和一个AUX通道组成
  • 支持1.62Gbps(RBR)、5.4Gbps(HBR2)和8.1 Gbps(HBR3)比特率
  • 支持1或2或4车道支持默认和增强框架模式支持SST模式
  • 支持视频包和音频包
  • 支持18 / 24位RGB数字视频输出格式主I2C接口的DDC连接
  • 与外部HDCP密钥存储器的接口
  • 配置寄存器可通过AMBA接口进行编程
  • 可配置的模拟特性
  • CDR带宽
  • 均衡器强度
  • 端子电阻
  • BGR电压
  • 调节器电压
  • 支持PLL测试和内部模拟信号监视器
  • 1.8V/0.9V电源
  • 在TSMC 28nm HPC+工艺中通过硅验证

交付件

  • Verilog RTL或链接控制器的网列表源代码。
  • 合成和STA的抽象定时模型
  • 综合和物理布局的时间限制
  • 行为虚拟模型,模拟测试台,运行控制脚本和测试
  • 物理设计数据库
  • 集成指南
  • 参考软件示例代码