经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M PCI Express PCI主/从机控制器IP

PCI主/从机控制器IP

概述和功能介绍

PCI主/从接口对PCI主从同步串行接口配套,与PCI 2.0规范兼容。PCI主从属设备具有兼容性,为广泛的低成本设备提供了一个简单的接口。PCI主从IP在FPGA环境中通过了硅验证。PCI主从服务器的主机接口可以是简单的接口,也可以是AMBA APB、AMBA AHB、AMBA AHB、AMBA AXI、VCI、OCP、Avalon、PLB、线链、Wishbone 或自定义协议等

 

功能描述
  • 符合PCI2.0规范

  • 支持32位的地址和数据

  • 支持所有类型的设备选择延迟

  • 支持100%符合PCI规范的仲裁器

  • 支持所有类型的错误检测

  • 提供数据和地址上的奇偶校验,并允许实现健壮的客户端平台。

  • 完整的多主功能,允许任何PCI主点对点访问任何PCI主/目标。

  • 同步总线,运行频率高达66 MHz

  • 与PCI 66 MHz的前后兼容性

  • 可提供定制和集成服务

  • 完全可合成

  • 静态同步设计

  • 正边时钟,没有内部三态

  • 扫描测试准备就绪

  • 简单的接口允许方便地连接到微处理器/微控制器设备

优势

  • 能够为仅在单一站点设计的公司提供单一站点技术授权

  • 能够为在多个站点设计的公司提供多站点的技术授权

  • 单一站点设计的技术授权允许在单一的FPGA位流和ASIC中实现IP核。

  • 多站点设计技术授权许可证允许在无限数量的FPGA位流和ASIC设计中实现IP核。

交付件

  • PCI主线/从线接口可以以源代码和网表的形式提供给客户

  • 源代码可以以Verilog语言格式的文本提供给客户,如果客户需要VHDL,SystemC语言格式的文本也可以提供

  • 根据IP-XACT RDL 产生的寄存器地址列表

  • 固件代码和Linux驱动程序包

  • 详细技术手册

  • 容易使用的Verilog测试环境及Verilog语言编写的测试用例

  • Lint、CDC、综合、仿真脚本以及配套的Waiver文件