经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M DisplayPort 40LL eDP v1.4 Rx PHY IP

40LL eDP v1.4 Rx PHY IP

概述和功能介绍

eDisplay Port v1.4 RX-PHY IP 专为低功耗高带宽进行数据通信的芯片而制作的。它是一个符合eDP标准的多千兆位接收器宏。这个多功能和可靠的解决方案支持数据接收速度达到5.4Gbps,并具有最佳的功率和芯片尺寸。这种接收器宏不仅易于生产和实施,而且还具有视频接口。AUX通道支持大约1Mbps的比特率,是由一个差分对组成的半双工、双向通道。每个宏都有一个带有一个PLL和偏置发生器单元以及许多接收器通道的AUX通道。接收器的专用均衡器、时钟和数据恢复(CDR)、S2P和自检都是接收器的功能。所有通道都可以单独禁用。

 

功能描述
  • 低功率运行:22mW/车道

  • 支持数据率: 0.6Gbps~5.4Gbps

  • 每个车道使用10位并行接口

  • 每个车道的独立断电控制

  • 实现了CTLE,以补偿信道损失

  • 集成模端电阻

  • 最大偏差SSC ±15000ppm@30KHz

  • 交流耦合

  • 支持4X、8X、16X通道配置

  • 每个宏中都共享一个独立的PLL

  • 支持每个通道中的PRBS环回

  • AUX通道包括

  • 支持BGA、QFN/QFP软件包

  • 金属选件:1P8M-7lc-1TMc-ALPA1

  • 在SMIC 40LL工艺中通过硅验证

交付件

  • 应用程序说明/用户手册

  • 行为模型和受保护的RTL源码

  • 受保护的帖子布局网表和标准

  • SDF

  • LEF

  • GDSII

  • 测试模式和测试文档