IEEE 1588 IP 符合IEEE 1588-2019 标准规范,具有兼容性,为各种低成本设备提供简单接口。IEEE 1588 IP已在FPGA环境中通过验证。此外,这个IP还支持多种主机总线接口,可轻松应用于任何设计架构,包括AHB、AHB-Lite、APB、AXI、AXILite、Tilelink、OCP、VCI、Avalon、PLB、Wishbone或定制总线。
符合 IEEE 标准 1588-2019 规范
支持 IEEE 802.1AS 所要求的 TSN PTP
可配置为 PTP 主站或 PTP 从站
支持端对端和点对点延迟机制
根据实时时钟(高精度时钟)生成时间戳
如果是两步延迟机制,则生成后续信息(配置为主站时)
在接收到延迟请求信息时生成延迟响应信息(当配置为主站时)
可配置延迟机制(端对端或点对点)
信息扩展的常规机制(使用 TLV)
透明时钟
冗余和容错选项
新的管理功能和选项
可选的单播消息传递(除组播外)
与各种速度的 SmartDV 以太网 MAC 紧密集成
完全可合成
静态同步设计
正边沿时钟和无内部三态
扫描测试就绪
接口简单,可轻松连接到微处理器/微控制器设备
交付件
IEEE 1588 接口提供源代码和网表产品。
源代码以纯文本 verilog 格式提供。如果需要,也可提供 VHDL、SystemC 语言。
易于使用的 Verilog 测试环境和 Verilog 测试用例
Lint、CDC、合成、仿真脚本与waiver文件
根据IP-XACT RDL 生成的地址图
固件代码和 Linux 驱动程序软件包
文档包含用户指南和发布说明。