经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


下一代视频 SoC芯片所需要的DisplayPort Rx 物理层和控制器 IP在多个领先工艺节点提供授权

18 Oct, 2024

全球领先的半导体 IP 内核和技术公司 T2M-IP 很荣幸地宣布,其合作伙伴符合 VESA 标准的DisplayPort 1.4 Rx PHY 和控制器 IP 内核开放授权。这些IP专为下一代视频 SoC 而设计,经过了主流代工厂的硅验证,并针对低功耗和卓越的效率进行了优化,可为客户带来真正的超高清 体验。

 

显示端口 DisplayPort 1.4 Rx PHY和控制器 IP 核心集成了视觉无损压缩技术,如显示流压缩 (DSC) 和前向纠错 (FEC),可在 60Hz 下无缝显示8K超高清。这款强大而节能的内核完全符合 DisplayPort 1.4 版标准,支持 1.62Gbps (RBR) 至 8.1Gbps (HBR3) 的数据传输速率。其可编程模拟功能,包括内置 100 欧姆终端电阻器、共模偏置和集成可变强度均衡,进一步提高了能效。

 

该 IP 核利用流行工艺节点技术中的分组数据传输,以更少的引脚实现更高分辨率的显示。DisplayPort 1.4  支持通过单一接口传输超高清 (UHD) 和高动态范围 (HDR) 视频流,因此非常适合需要 8K 分辨率的高端显示应用。此外,该内核还支持 HDCP 1.4、HDCP 2.2 和用于带宽优化的 DSC。我们深知,开发强大的视频 SoC 需要应对带宽、能效、实时处理、集成、标准支持和安全性等方面的挑战。

 

该接收器符合 DisplayPort 1.4  版标准,具有向后兼容性、可定制(4/2/1)链路通道和一个 AUX 通道。它支持所有推荐的链路和比特率(1.62/2.7/5.4/8.1Gbps HBR3),并允许使用 1、2 或 4 个通道进行主链路操作。功能包括 SST 模式、扰频器种子复位、增强/默认成帧模式以及通过 AMBA 接口的可编程配置寄存器。

 
 

DisplayPort v1.4 Rx 控制器和 PHY IP 具有高效的无损视频压缩功能,被广泛应用于计算机、数字显示器、监视器、电视机和其他消费电子产品,确保为下一代显示技术高性能的视频数据传输。

 

DisplayPort 1.4 Rx IP 核外,T2M 广泛的硅接口 IP 核产品组合还包括 USB、HDMI、MIPI(CSI、DSI、UniPro、UFS、Soundwire、I3C)、PCIe、DDR、10/100/1000 以太网、V-by-One、可编程 SerDes、串行 ATA 等多种解决方案。这些 IP 内核采用领先的制造工艺,支持低至 7 纳米的先进工艺几何尺寸。此外,它们还可根据要求移植到其他代工厂和尖端工艺节点。

 

关于 T2MT2M-IP 是独立半导体技术领域的全球领先企业,提供先进的半导体 IP 核心、软件解决方案、已知良好芯片 (KGD) 和颠覆性技术,推动可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒 (STB) 和卫星 SoC 的加速开发。欲了解更多信息,请访问 www.t2m-ip.cn

可用性:这些半导体接口 IP 核心既可以作为独立的解决方案,也可以与控制器和物理层器件预集成,从而无缝集成到各种 SoC 设计中,并可立即获得授权。有关定制、许可选项和定价的更多信息,请向我们的团队提交请求 邮件至