经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Analog 自动定制PMU IP

自动定制PMU IP

概述和功能介绍

这是PMU模块的IP组,包括:2xLDO、POR、BOR、LPBGP和HQBGP;

这些模块的简要特征如下表所示。

 

功能描述

 

 

模块名称

 

 

 

简要说明

 
 

 

 

 

上电复位

电源开/关复位

  • POR阈值:2.4V
  • PDR阈值:2.3V
  • POR延迟时间:10mS
  • PDR延迟时间:10uS
 

 

 

 

硼酸

硼酸

  • BOR阈值:2.8V
  • 迟滞电压:100mV
  • BOR上升延迟时间:100us
  • BOR下降沿延迟时间:10us
 

 

 

LPBGP系列

LP BGP

  • 提供参考电压和偏置
  • 参考电压:0.6V
 

 

 

LDO1_AON公司

低聚乳酸

  • 输入电压:2.7V~3.63V
  • 输出电压:1.2V
  • 负载:≤20mA
 

 

 

LDO2_CORE

低聚乳酸

  • 输入电压:2.7V~3.63V
  • 输出电压:1.2V

●I负载:≤200mA

 

 

 

总部BGP

总部边界网关协议

  • 提供ADC参考电压
  • 参考电压:1.2V
 

 

 

VT测试

 

 

测试参考

 

 

交付

  • VHDL源代码或综合网表

  • HDL 仿真模型适用于 Aldec 的 Riviera-PRO

  • VHDL测试台

  • 位精确的 Matlab、C 或 C++ 仿真模型

  • 全面的文档