经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M TAS500

TAS500

概述和功能介绍

一款 64 位 RISC-V 应用级功能安全处理器。基于 TGS500 开发,符合 ASIL-B 功能安全

 

 

功能描述
  • 指令集架构(ISA):RVA23 架构+向量加密扩展(RVA23+Vector Crypto)
  • 多核(Multi-Core):支持对称多处理(SMP),每个集群最多可配置 8 个核心
  • 安全性能(Security):支持可信执行环境(TEE)解决方案,最多可配置 64 个物理内存保护单元
  • (PMP)区域
  • 流水线结构(Pipeline):9 级超标量顺序流水线,支持 2 路解码
  • 分支预测器(Branch Predictor):包含 L0_BTB、BTB(分支目标缓冲器)、IJTB(间接跳转目标缓冲
  • 器)、BHT(分支历史表)、RAS(返回地址栈)、循环缓冲器
  • 一级指令缓存(L1 I$):容量可配置,范围 8KB 至 64KB,可选配错误校正码(ECC)功能
  • 一级数据缓存(L1 D$):容量可配置,范围 8KB 至 64KB,可选配错误校正码(ECC)功能
  • 集群末级缓存(Cluster LLC):容量可配置,范围 256KB 至 4MB,可选配错误校正码(ECC)功能
  • 内存管理单元(MMU):支持 SV39 页表架构,配备 ITLB(指令转换后备缓冲器)、DTLB(数据转换
  • 后备缓冲器)
  • 中断(Interrupt):支持核心本地中断控制器(CLINT)、平台级中断控制器(PLIC)
  • 调试(Debug):
    • 调试模块:支持 JTAG 接口
    • 跟踪模块:支持 RISC-V 标准 E-Trace/N-Trace 功能
  • 总线接口(Bus Interface):2 个 128 位 AXI(高级可扩展接口)主接口、1 个 128 位 AXI 从接口
  • CoreMark 性能:6.27 CoreMarks/MHz 
  • Dhrystone-Legla 性能:2.90

应用场景

  • 云端
  • 边缘计算
  • 消费电子
  • 平板电脑
  • 智能电视
  • 工业领域
  • 汽车市场等

 

交付内容

  • IP 包
    • 可综合 RISC-V CPU IP 核
    • 含测试案例演示的仿真环境
    • IP 用户手册/集成手册/仿真手册/功能安全手册(如支持)
 
  • FPGA 开发板支持包
    • FPGA 开发板
    • 用户手册
    • 线上技术支持
    • 线下技术支持
 
  • 集成开发环境(IDE)包
    • 集成开发环境(支持 Windows + Linux 双系统版本)
    • 用户指南
    • 预编译工具套件
    • 预构建项目演示案例
    • 自动化调试与跟踪流程
 
  • 工具链包
    • 基于 GCC13/GCC14 的工具链
    • 编译器、汇编器、链接器
    • QEMU 模拟器
    • GDB 调试器
    • 基础库文件
 
  • 开发套件(SDK)
    • 32 位 IP 专用 MCU 开发套件(含 EMSIS 标准支持、RTOS 支持、RTOS 中断嵌套支持等)
    • 64 位 IP 专用 Linux 开发套件(支持 Linux 操作系统)