经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M TGE310

TGE310

概述和功能介绍

一款低功耗、高性价比的 32 位 RISC-V 嵌入式通用处理器

 

 

功能描述
  • 架构(Architecture):RISC-V RV32IMAC_Zicsr_Zifencei 指令集
  • 流水线结构(Pipeline):3 级流水线(取指、执行、写回)
  • 工作模式(Operating Modes):机器模式(Machine Mode)、用户模式(User Mode)
  • 硬件乘法器与除法器(Hardware Multiplier & Divider):支持
  • 安全性能(Security):可选配物理内存保护单元(PMP),最多可配置 16 个内存保护区域
  • 内存(Memory):可选配紧密集成内存(TIM0、TIM1),每个容量可配置范围 0KB 至 128MB
  • 中断系统(Interrupt System):
    • 核心本地中断控制器(CLIC),最多支持 112 路快速中断
    • 支持不可屏蔽中断(NMI)及 CLIC 软件中断
  • 调试支持(Debug Support):
    • JTAG/cJTAG 接口
    • 最多支持 16 个硬件断点
    • 兼容 GDB、OpenOCD、TRACE32、Segger J-Link、IAR、FTDI 调试工具
  • 总线接口(Bus Interfaces):
    • 2 个 32 位 AHB(高级高性能总线)主接口、1 个 32 位 AHB 从接口
    • 支持 RISC-V 原子(A)扩展及最高 1/10 时钟分频
  • 硬件性能监控器(HPM):
    • 64 位计数器(用于周期、指令计数)
    • 最多支持 29 个可配置事件
  • 电源管理(Power Management):支持 WFI(等待中断)指令及低功耗模式指示
  • CoreMark 性能:3.58 CoreMarks/MHz
  • Dhrystone-Legla 性能:1.59 DMIPS/MHz

 

应用场景

  • 显示屏
  • 汽车电子
  • 消费电子市场

 

交付内容

  • IP 包
    • 可综合 RISC-V CPU IP 核
    • 含测试案例演示的仿真环境
    • IP 用户手册/集成手册/仿真手册/功能安全手册(如支持)
 
  • FPGA 开发板支持包
    • FPGA 开发板
    • 用户手册
    • 线上技术支持
    • 线下技术支持
 
  • 集成开发环境(IDE)包
    • 集成开发环境(支持 Windows + Linux 双系统版本)
    • 用户指南
    • 预编译工具套件
    • 预构建项目演示案例
    • 自动化调试与跟踪流程
 
  • 工具链包
    • 基于 GCC13/GCC14 的工具链
    • 编译器、汇编器、链接器
    • QEMU 模拟器
    • GDB 调试器
    • 基础库文件
 
  • 开发套件(SDK)
    • 32 位 IP 专用 MCU 开发套件(含 EMSIS 标准支持、RTOS 支持、RTOS 中断嵌套支持等)
    • 64 位 IP 专用 Linux 开发套件(支持 Linux 操作系统)